Ik kom tot de ontdekking dat vertragen met wat RC-netwerkjes niet gaat werken. Dat wil zeggen: ik krijg het niet aan de gang zoals pros beschrijft. Telkens valt de laatste digit weg, er ontstaan sterkere spookbeelden, etc etc.
Ik heb het nu anders aangepakt; ik heb de clock via een tweetal RC-netwerkjes en een buffertransistor naar BI van de decoder gelegd. Hierdoor verlaat ik de blanking puls iets, vervolgens houdt de buffertransistor BI laag tot vlak voor het omschakelen naar de volgende digit. Vlak voor en vlak na het omschakelen blankt de transistor de output van de decoder. Dit werkt formidabel, de spookbeelden zijn volledig verdwenen!
In feite is het resultaat exact zoals pros beschreef, echter via een andere weg bereikt.
Ik heb geen zenerdiode+weerstand in de ground van de buizen hoeven plaatsen.
Mijn schema heb ik inmiddels ook wat bijgewerkt, al zijn de componentennummers en voedingslijnen niet overal consequent.
Nu de behuizing nog... ![:)](/images/smilies/smile.gif)